Shortcuts
Bitte warten Sie, bis die Seite geladen ist.
 
PageMenu- Hauptmenü-
Page content

Katalogdatenanzeige

¬The¬ gm/ID Methodology, a sizing tool for low-voltage analog CMOS Circuits: The semi-empirical and compact model approaches

¬The¬ gm/ID Methodology, a sizing tool for low-voltage analog CMOS Circuits: The semi-empirical and compact model approaches
Kataloginformation
Feldname Details
Vorliegende Sprache eng
Hinweise auf parallele Ausgaben 391220195 Buchausg. u.d.T.: ‡Jespers, Paul G. A.: ¬The¬ gm/ID methodology, a sizing tool for low-voltage analog CMOS Circuits
ISBN 978-0-387-47100-6
Name Jespers, Paul
T I T E L ¬The¬ gm/ID Methodology, a sizing tool for low-voltage analog CMOS Circuits
Zusatz zum Titel The semi-empirical and compact model approaches
Verlagsort Boston, MA
Verlag Springer Science+Business Media, LLC
Erscheinungsjahr 2010
2010
Umfang Online-Ressource (XVI, 171p, digital)
Reihe Analog Circuits and Signal Processing
Notiz / Fußnoten In title "gm/ID" both the m and D are subscript
Includes bibliographical references and index
Titelhinweis Buchausg. u.d.T.: ‡Jespers, Paul G. A.: ¬The¬ gm/ID methodology, a sizing tool for low-voltage analog CMOS Circuits
ISBN ISBN 978-0-387-47101-3
Klassifikation TJFC
TEC008010
621.3815
TK7888.4
ZN 4960
Kurzbeschreibung IC designers appraise currently MOS transistor geometries and currents to compromise objectives like gain-bandwidth, slew-rate, dynamic range, noise, non-linear distortion, etc. Making optimal choices is a difficult task. How to minimize for instance the power consumption of an operational amplifier without too much penalty regarding area while keeping the gain-bandwidth unaffected in the same time? Moderate inversion yields high gains, but the concomitant area increase adds parasitics that restrict bandwidth. Which methodology to use in order to come across the best compromise(s)? Is synthesis a mixture of design experience combined with cut and tries or is it a constrained multivariate optimization problem, or a mixture? Optimization algorithms are attractive from a system perspective of course, but what about low-voltage low-power circuits, requiring a more physical approach? The connections amid transistor physics and circuits are intricate and their interactions not always easy to describe in terms of existing software packages. The gm/ID synthesis methodology is adapted to CMOS analog circuits for the transconductance over drain current ratio combines most of the ingredients needed in order to determine transistors sizes and DC currents.
1. Schlagwortkette CMOS
CMOS-Schaltung
Analogschaltung
Transistor
ANZEIGE DER KETTE CMOS -- CMOS-Schaltung -- Analogschaltung -- Transistor
SWB-Titel-Idn 326999248
Signatur Springer E-Book
Bemerkungen Elektronischer Volltext - Campuslizenz
Elektronische Adresse $uhttp://dx.doi.org/10.1007/978-0-387-47101-3
Internetseite / Link Volltext
Siehe auch Volltext
Kataloginformation500150949 Datensatzanfang . Kataloginformation500150949 Seitenanfang .
Vollanzeige Katalogdaten 

Auf diesem Bildschirm erhalten Sie Katalog- und Exemplarinformationen zum ausgewählten Titel.

Im Bereich Kataloginformation werden die bibliographischen Details angezeigt. Per Klick auf Hyperlink-Begriffe wie Schlagwörter, Autoren, Reihen, Körperschaften und Klassifikationen können Sie sich weitere Titel des gewählten Begriffes anzeigen lassen.

Der Bereich Exemplarinformationen enthält zum einen Angaben über den Standort und die Verfügbarkeit der Exemplare. Zum anderen haben Sie die Möglichkeit, ausgeliehene Exemplare vorzumerken oder Exemplare aus dem Magazin zu bestellen.
Schnellsuche