Shortcuts
Bitte warten Sie, bis die Seite geladen ist.
 
PageMenu- Hauptmenü-
Page content

Katalogdatenanzeige

Symbolic Analysis and Reduction of VLSI Circuits

Symbolic Analysis and Reduction of VLSI Circuits
Kataloginformation
Feldname Details
Vorliegende Sprache eng
Hinweise auf parallele Ausgaben 120299666 Buchausg. u.d.T.: ‡Qin, Zhanhai: Symbolic analysis and reduction of VLSI circuits
ISBN 978-0-387-23904-0
Name Qin, Zhanhai
Tan, Sheldon
ANZEIGE DER KETTE Tan, Sheldon
Name Cheng, Chung-Kuan
T I T E L Symbolic Analysis and Reduction of VLSI Circuits
Verlagsort Boston, MA
Verlag Springer US
Erscheinungsjahr 2005
2005
Umfang Online-Ressource (XXII, 283 p, digital)
Reihe SpringerLink. Bücher
Titelhinweis Buchausg. u.d.T.: ‡Qin, Zhanhai: Symbolic analysis and reduction of VLSI circuits
ISBN ISBN 978-0-387-23905-7
Klassifikation THR
TEC007000
621.3
TK1-9971
Kurzbeschreibung Fundamentals -- Basics Of Circuit Analysis -- Linear VLSI Circuits -- Model-Order Reduction -- Generalized Y-? Transformation — Fundamental Theory -- Generalized Y-? Transformation — Advance Topics -- Y-? Transformation: Application I — Model Stabilization -- Y-? Transformation: Application II — Realizable Parasitic Reduction -- Analog VLSI Circuits -- Topological Analysis of Passive Networks -- Exact Symbolic Analysis Using Determinant Decision Diagrams -- S-Expanded Determinant Decision Diagrams for Symbolic Analysis -- DDD Based Approximation for Analog Behavioral Modeling -- Hierarchical Symbolic Analysis and Hierarchical Model Order Reduction.
2. Kurzbeschreibung The IC industry, including digital and analog circuit design houses, electrical design automation software vendors, library and IP providers, and foundries all face grand challenges in designing nanometer VLSI systems. The design productivity gap between nanometer VLSI technologies and today’s design capabilities mainly comes from the exponentially growing complexity of VLSI systems due to relentless pushing for integration. The physical effects on the performance and reliability of these systems are becoming more pronounced. Efficient modeling and reduction of both the passive and active circuits is essential for hierarchical and IP-based reuse design paradigms. Symbolic Analysis and Reducation of VLSI Circuits presents the symbolic approach to the modeling and reduction of both the passive parasitic linear networks and active analog circuits. It reviews classic symbolic analysis methods and presents state-of-art developments for interconnect reduction and the behavioral modeling of active analog circuits. The text includes the most updated discoveries such as Y-Delta transformation and DDD-graph symbolic representation which allow analysis and modeling of much larger circuitry than ever before.
1. Schlagwortkette Integrierte Schaltung
VLSI
Aktive Schaltung
Analogschaltung
Schaltungsanalyse
Lineares Netzwerk
RC-Netzwerk
LCR-Netzwerk
Modellierung
ANZEIGE DER KETTE Integrierte Schaltung -- VLSI -- Aktive Schaltung -- Analogschaltung -- Schaltungsanalyse -- Lineares Netzwerk -- RC-Netzwerk -- LCR-Netzwerk -- Modellierung
SWB-Titel-Idn 264332342
Signatur Springer E-Book
Bemerkungen Elektronischer Volltext - Campuslizenz
Elektronische Adresse $uhttp://dx.doi.org/10.1007/b103124
Internetseite / Link Volltext
Siehe auch Volltext
Siehe auch Resolving-System
Siehe auch Kapitel
Siehe auch Cover
Kataloginformation500114067 Datensatzanfang . Kataloginformation500114067 Seitenanfang .
Vollanzeige Katalogdaten 

Auf diesem Bildschirm erhalten Sie Katalog- und Exemplarinformationen zum ausgewählten Titel.

Im Bereich Kataloginformation werden die bibliographischen Details angezeigt. Per Klick auf Hyperlink-Begriffe wie Schlagwörter, Autoren, Reihen, Körperschaften und Klassifikationen können Sie sich weitere Titel des gewählten Begriffes anzeigen lassen.

Der Bereich Exemplarinformationen enthält zum einen Angaben über den Standort und die Verfügbarkeit der Exemplare. Zum anderen haben Sie die Möglichkeit, ausgeliehene Exemplare vorzumerken oder Exemplare aus dem Magazin zu bestellen.
Schnellsuche